Weitere Dienstleistungen im Service-Bereich

Testprogrammerstellung, Schulungen und Seminare sind nur einige von vielen Aufgabenstellungen, mit denen unser Supportteam täglich konfrontiert wird. Das Serviceteam der GÖPEL electronic unterstützt Sie z.B. auch bei der BSDL-Verifikation, bei der Kalibrierung bestimmter Hardware-Module und bei allen anderen Fragen rund um das Thema "Test & Programmierung via JTAG & Boundary Scan".

Gemeinsam finden wir eine effiziente Lösung, die zu Ihnen und Ihrer Applikation passt.

Die folgenden Dienstleistungen können u.a. in Anspruch genommen werden:

  • Modellerstellung für Nicht-Boundary-Scan-fähige ICs

    SYSTEM CASCON generiert keine Testschritte für Baugruppenbereiche, in denen sich unbekannte Bauelemente befinden. Generell werden Bauelemente als Bibliotheksmodelle gehandhabt, wobei die Modellerstellung anhand des Datenblattes durch den Anwender selbst oder auch von uns als Service übernommen wird.

    Übrigens: Für Kunden mit aktivem Wartungsvertrag ist dieser Service kostenlos.

    Wir erstellen Modelle für Sie — für alle ICs, die Sie verwenden. 

    ► Stellen Sie hier Ihre Anfrage

  • BSDL-Verifikation

    Der Standard IEEE1149.1 definiert sogenannte BSDL-Dateien, die durch die JTAG/Boundary Scan-IC-Hersteller bereitgestellt werden. BSDL-Dateien (Boundary Scan Description Language) beschreiben die in den IC implementierten Test-Ressourcen und werden in allen Boundary-Scan-Tools verwendet.

    In manchen Fällen sind die BSDL-Dateien nicht mehr verfügbar. Die Testprogrammerstellung ist dann nicht möglich. Und obwohl heutzutage die meisten BSDL-Dateien korrekt ausgeliefert werden, bleibt ein Restrisiko für Fehler. Die Ausführung von Tests kann in dem Fall zu inkorrekten Fehlermeldungen oder zu Beschädigungen der Baugruppe führen.

    Wir erstellen oder prüfen Ihre BSDL-Dateien.

    ► Stellen Sie hier Ihre Anfrage

  • Testabdeckungsanalyse

    Kontaktieren Sie uns für eine kostenfreie Board-Analyse!

    Wir unterschreiben eine Geheimhaltungsvereinbarung - Sie schicken uns Schaltplan und CAD-Daten! Die Daten werden geprüft, eine Analyse wird durchgeführt und Sie erhalten die  dokumentierten Ergebnisse!

    Mit der Testabdeckungsanalyse helfen wir Ihnen die Testtiefe Ihrer Leiterplatten zu bewerten durch Embedded System Access (Boundary Scan, Processor Emulation Test, FPGA Embedded Test etc.). Sie bekommen einen Schnellüberblick über testbare Schaltungsbereiche und können somit die Testabdeckung besser kalkulieren.

    Außerdem erhalten Sie von uns einen DFT-Check (Design for Testability)
     · Schiebekette · Rahmenbedingungen · Designempfehlungen

    Ihre Vorteile von unserer Analyse

    • Einsparung von Testpunkten im Leiterplatten-Design
    • reduzierte Nadeln beim ICT
    • reduzierte Testzeit beim Flying Probe Test
    • vereinfachter Funktionstest

    Folgende Daten werden für eine Boundary Scan Testabdeckungsanalyse benötigt:

    • Schaltplan als durchsuchbares PDF
    • CAD Netzliste und/oder Layout-Daten

    typische Formate sind:

    • ODB++ (.gz, *.tgz)
    • Altium Designer (.pcb, .net) im ASCII 2.8 Format
    • Zuken Redac (.pcf)

    Ihr Format ist nicht dabei?

    Gern erstellen wir einen neuen Importfilter. Wir benötigen dafür folgende Informationen:

    • Eine Netzliste (es kann sich auch um 2 Dateien handeln) im ASCII Format mit folgenden Informationen:
      • Bauelementebezeichnung und Typ (z.B. U1 – STM32F1)
      • Netzinformation (Netzname und Pins der enthaltenen Bauelemente)
    ► Analyse jetzt beauftragen 

    Überblick verwendeter Formate:
    → Netzlisten-Formate
    → Layout-Formate

  • Workshop an Ihrer Applikation

    Manchmal ist es der effizientere Weg, wenn eine Applikation zusammen mit einem Testsystemspezialisten betreut wird. Dazu bieten wir Ihnen die Möglichkeit mit Workshops, die neben theoretischen Inhalten (z.B. Schulungen zu speziellen Themen) auch praktische Aufgabenstellungen an den Projekten und Baugruppen thematisiert.

    ► Stellen Sie hier Ihre Anfrage

  • Test von Prototypen-Baugruppen bis hin zu Kleinserien

    Sie haben eine kleine Losgröße von Baugruppen oder sogar nur einzelne Prototypen - aber noch keine Erfahrung mit Boundary Scan, geschweige denn den Embedded JTAG Solutions gesammelt? Oder Sie möchten sich gar nicht im Detail mit den Test-Technologien befassen?

    Wir übernehmen den Job, von der Analyse bis zu Test und Programmierung. Alles aus einer Hand!

    ► Stellen Sie hier Ihre Anfrage

  • Programmierung von Prototypen-Baugruppen bis hin zu Kleinserien

    Die Prototypen sind endlich fertig, aber nun geht es nicht weiter, weil die Firmware noch nicht geflasht ist?

    Wir programmieren Ihre Baugruppen; das entsprechende Projekt liefern wir gleich dazu.

    ► Stellen Sie hier Ihre Anfrage

  • Analyse der Testprogramm-Performance – Reduzierung Test-/Programmierzeit

    Ihre Testprogramme laufen zu langsam und Sie vermuten, dass es an den Einstellungen liegen könnte? Oder Sie möchten die letzten Reserven an Geschwindigkeit aus Ihrer Applikation herausholen?

    Lassen Sie uns einen Blick auf Ihr Testprogramm werfen!

    ► Stellen Sie hier Ihre Anfrage

  • Kalibrierservice für Ihre Hardware-Module von GÖPEL electronic (mit CION LX ICs)

    Die Embedded JTAG Solutions sind mehrheitlich digitale Testverfahren. Analoge Messungen können trotzdem durchgeführt werden; mit unseren Hardware-Modulen mit dem CION LX Baustein.

    Entsprechende Module können Sie bei uns im Haus oder auch bei Ihnen vor Ort kalibrieren lassen.

    ► Stellen Sie hier Ihre Anfrage

  • Röntgendienstleistung

    Wenn Sie Genaueres über die Lötverbindungen und Lötqualität Ihrer Baugruppe erfahren möchten, unterstützen Sie unsere Spezialisten aus dem Bereich der Automatischen Röntgeninspektion gern bei der der Analyse und Fehlersuche mittels 2D-, 2,5D- und 3D-Röntgen.

    ► Buchen Sie hier Ihre Röntgendienstleistung

×
Haben Sie Fragen?

Wir helfen Ihnen gerne!

Support Hotline Deutschland