Sprache wählen
JTAG/Boundary Scan
Home > JTAG/Boundary Scan > Instrumente > Software

Software-Instrumente

Das Softwarekonzept

JTAG/Boundary Scan Software SYSTEM CASCON

Die Qualität eines JTAG/Boundary Scan Systems wird maßgeblich von der Leistungsfähigkeit und der Architektur der eingesetzten Software definiert.

GÖPEL electronic entwickelte hierzu bereits 1991 unter dem Namen SYSTEM CASCON™ eine spezielle Softwaretechnologie in Form der integrierten Software-Plattform mit einer umfassenden Tool-Suite zur Automatischen Testprogramm Generierung.

Dabei ist die Entwicklungsphilosophie insbesondere auf den Schutz von einmal getätigten Investitionen durch späteres Update/Upgrade orientiert.

SYSTEM CASCON wurde mit dem INNOVATIONSPREIS-IT der Initiative Mittelstand ausgezeichnet

Software-Updates sind jederzeit auf unserer Kundenwebsite GENESIS verfügbar. Es sind Softwarepakete in verschiedenen Leistungsklassen (Editionen) für Entwicklung, Produktion und Kundendienst als Development Stations (DS) und Test/Execution Stations (TS/ES) verfügbar.

Reine ISP-Anwendungen (In-System Programmierung) sind mit CASCON-POLARIS-Editionen realisierbar, während CASCON GALAXY sowohl ISP- als auch Testverfahren unterstützt.

Die richtigen Tools für Ihre Anwendungen

Mit VarioTAP bietet GÖPEL electronic eine moderne Technologie zur Fusion von Boundary Scan und Processor Emulation Test an. Die umfangreiche Tool-Suite schließt die Lücke zur Erzielung einer höheren Testdynamik und ermöglicht auch die Synchronisation mit externen I/O Kanälen. 

PET-Testverfahren ATPG PFD Caslan Binäre
IP
Externe I/O Geschwindigkeit
Manual Scripting ja ja ja At-speed
Speichercluster ja ja Teilweise Echtzeit
Bus-Bauelement ja ja ja ja At-speed
Peripherie-Interface Teilweise Teilweise ja Echtzeit
Code Runner ja Echtzeit

Chip-embedded Instruments vermeiden die Kontaktierungsprobleme traditioneller externer Instrumente, wobei SYSTEM CASCON durch die ChipVORX-Technologie und offene Softwareschnittstellen in der Lage ist beide Klassen synchron anzusteuern. Diese Fähigkeit verbessert die Leistungsfähigkeit und Testabdeckung des Gesamtsystems enorm.

Instrumentenbereich Kontrollierbare Instrumente
Chip-embedded Instruments Soft-Core-IP (basierend auf FPGA)
Hard-Core-IP
Externe ATE-Instrumente Software-Instrumente
Hardware-Instrumente
VarioCore-Instrumente*
* VarioCore ist eine proprietäre Technologie zur Rekonfigurierung von I/O Modulen

Die Tool-Suite für I/O Funktionstest

Neben den strukturellen Tests bietet SYSTEM CASCON auch Tools zum Funktionstest. Dabei spielt wiederum Caslan als Mehrzweck-Steuersprache eine Rolle. Zur Testgenerierung werden entweder Simulationsvektoren im IEEE-1445-Format importiert oder auf Behaviour-Models in der CASCON-Bibliothek zurückgegriffen. Als externe I/O-Treiber sind ausgewählte PXI-, oder SCANFLEX-Module von GÖEPEL electronic einsetzbar, welche die Vektoren dynamisch ausgeben können.

I/O-Level ATPG PFD Caslan IEEE 1445 I/O-Treiber Geschwindigkeit
Board-I/O ja Teilweise ja ja Externe I/O at-speed
Cluster-I/O ja ja Teilweise ja Boundary Scan Echtzeit
Device-I/O ja ja ja ja Boundary Scan at-speed

Die umfangreiche Suite enthält mächtige ATPG Tools (automatische Testprogrammgenerierung), welche alle debugfähigen CASLAN-Quellcode erzeugen und auch externe I/O Kanäle involvieren können. Die PFD-Module (Pin Failure Diagnostics) sichern klare Fehleraussagen.

BST-Testverfahren ATPG PFD Caslan AGB* Ext. I/O
Manuelles Scripting ja ja
Infrastruktur ja ja ja ja
Verbindung (IEEE 1149.1/6) ja ja ja ja ja
Speichercluster ja ja ja ja
Logikcluster (Truth Table) ja ja ja ja ja
Logikcluster (Waveforms) ja ja ja ja ja
Virtual-Scan-Pin-Probe ja ja ja ja ja
* AGB: Anti Ground Bounce Feature

Die Tool-Suite für Device Programming

Egal ob komplexe Flash oder PLD, diese Suite bietet für jede Applikation das jeweils optimale Tool für eine automatisierte, schnelle und sichere Programmierung.

Programmiertool MCU PLD serieller Flash paraleller Flash
Core-assisted Programming* Excellent Excellent Excellent Excellent
IEEE 1149.1/Boundary Scan gut sehr gut
JAM/STAPL/SVF/IEEE1532 Excellent
FPGA-embedded Programmer** Excellent Excellent
External PIO channels Excellent Excellent
* VarioTAP
** ChipVORX

gut Gut sehr gut Sehr gut excellent Excellent

Die Tool-Suite für Debugger/Visualizer

Diese Suite ermöglicht grafische Analysen und Validierung von Designs und Projektdaten bei vollem Cross-Probing.

Tool-Domain Tool-Suite
Hardware Debugger Pin Toggler
Logic Analyzer
Watch, Break Points
Interaktive CASLAN Ausführung
Vector Browser
Software Debugger Interpretierende CASLAN Ausführung
Watch
Breakpoints
Visualizer Schematics
Virtual Schematics
Board
Multi-Board

ATPG: automatische Testprogrammgenerierung
PFD: Pin Failure Diagnostics

GÖPEL electronic GmbH, Göschwitzer Straße 58/60, 07745 Jena
Tel. +49-3641-6896-0, Fax +49-3641-6896-944, www.goepel.com